AGBAboutImpressum

Projekte Cyclone II Board

NIOS II-System

Dieses NIOS II-System führt einen ausführlichen Test des Flash und SDRAM Speichers durch. Achtung! Alle I/Os sind als Ausgänge konfiguriert!PRP-core

Download: Quartus II 7.2 Projekt; Quartus II 7.1sp1 Projekt; Quartus II 6.1 Projekt

Download der modifizierten Bitstream-Version zur Konfiguration des FPGAs über USB: RBF-Bitstream. Hier wird auf die Verwendung der JTAG-Schnittstelle für die Ein- oder Ausgaben verzichtet, um die Lauffähigkeit ohne JTAG-Adapter zu gewährleisten (siehe auch FAQ-Bereich).

Hier noch eine Bitstream-Version für einen kontinuierlichen Test des SDRAMs. Die Zahl der Fehler wird über drei User-LEDs angezegt. Zur Konfiguration des FPGAs über USB: RBF-Bitstream. Hier wird auf die Verwendung der JTAG-Schnittstelle für die Ein- oder Ausgaben verzichtet, um die Lauffähigkeit ohne JTAG-Adapter zu gewährleisten (siehe auch FAQ-Bereich).

Avalon-Bus Komponente zum Anschluß des DM9000A an den NIOS II-Prozessor

Diese VHDL-Komponente ermöglicht den Anschluß des DM9000A Ethernet Kontrollers über den Avalon-Bus an den NIOS II-Prozessor. Mit enthalten ist auch C-Quellkode, der die Verwendung des Ethernet-Kontrollers demonstriert. Download: Quartus II 7.2 SOPC-Builder IP; Quartus II 6.1 SOPC-Builder IP

USB-Firmware

Sourcedateien für die Firmware des USB-Kontrollers CY68013A. Download: Keil Projekt.

FPGA USB-Programmiersoftware für Windows

Sourcedateien für Windowsanwendung zum Programmieren des FPGAs über USB. Download: Visual C++ v6.0 Projekt.

2005 - 2017 Valerij Matrose